ID บทความ: 000078016 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 29/06/2014

ATX PLL รองรับการตั้งค่าแบนด์วิดธ์สูงใน Stratix® V GX และอุปกรณ์ Arria® V GZ หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ได้ ATX PLL รองรับการตั้งค่าแบนด์วิดท์สูงในอุปกรณ์ Stratix® V GX และ Arria® V GZ เมื่อ L Counter คูณด้วย M Counter น้อยกว่าหรือเท่ากับ 50

หากคุณละเมิดข้างต้น คุณอาจพบข้อผิดพลาดภายในในขั้น Quartus® II Assembler

ความละเอียด

เอกสารประกอบ Stratix® V GX เวอร์ชันในอนาคตแสดงรายละเอียดเกี่ยวกับข้อจํากัดนี้

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

Arria® V GZ FPGA
Stratix® V FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้