ID บทความ: 000077997 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

ทําไมผลการจําลอง Altera_PLL ModelSim-Altera จึงแสดงการเปลี่ยนเฟสที่ไม่ถูกต้องเมื่อเปลี่ยนความถี่สัญญาณนาฬิกาขาเข้า

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

หากคุณปรับใช้การเปลี่ยนเฟสตัวนับเอาต์พุต Altera_PLL ในหน่วยองศาใน MegaWizard® Plug-In Manager และเปลี่ยนค่าความถี่อินพุตแบบไดนามิก ผลการจําลองในการเปลี่ยนเฟสอาจไม่ถูกต้อง

ปัญหานี้เกิดขึ้นเนื่องจากขณะนี้ตัวจัดการปลั๊กอิน MegaWizard ได้สร้างไฟล์จัดเก็บข้อมูลการเปลี่ยนเฟสในหน่วยระยะเวลาแทนที่จะเป็นหน่วยองศา

ปัจจุบันนี้มีผลต่อซอฟต์แวร์ Quartus® II เวอร์ชั่น 12.0

ความละเอียด

คุณจําเป็นต้องเปลี่ยนการเปลี่ยนเฟสในหน่วยระยะเวลาด้วยตนเองหากคุณเปลี่ยนความถี่อินพุตของ PLL ในการจําลอง

ซึ่งจะได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชันในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้