ID บทความ: 000077728 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 20/12/2016

Intel ให้การสนับสนุน IP Front End แบบหลายพอร์ตที่ใช้ใน Fabric FPGAหลักหรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

สามารถใช้ตรรกะ Front End แบบหลายพอร์ตในการเชื่อมต่อบัสAvalon®หลายตัวเข้ากับพอร์ตเดียวAvalonคอนโทรลเลอร์หน่วยความจํา Slave

ขณะนี้Alteraไม่สนับสนุน Ip Front End แบบ Multi-Port แบบซอฟต์พอร์ตที่มีฟังก์ชั่นการทํางานที่เหมือนกันกับ IP Front End แบบหลายพอร์ตที่ใช้งานในอุปกรณ์ Arria® V และอุปกรณ์ Cyclone® V

อย่างไรก็ตาม แหล่งข้อมูลเหล่านี้อาจเป็นประโยชน์ในฐานะจุดเริ่มต้นสําหรับผู้ใช้ที่ต้องการฟังก์ชัน Front End แบบหลายพอร์ตในตรรกะคอร์ FPGA :

หมายเหตุการใช้งาน

AN637: การแชร์แบนด์วิดท์หน่วยความจําภายนอกโดยใช้การออกแบบที่อ้างอิงส่วนหน้าแบบหลายพอร์ต (PDF)

ไฟล์ออกแบบสําหรับ AN 637

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 24 ผลิตภัณฑ์

Stratix® V FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GS FPGA
Arria® V GX FPGA
Stratix® V GT FPGA
Arria® V FPGA และ SoC FPGA
Arria® V GT FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Stratix® IV GT FPGA
Cyclone® V E FPGA
Cyclone® V FPGA และ SoC FPGA
Stratix® V E FPGA
Cyclone® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SE SoC FPGA
Arria® V SX SoC FPGA
Arria® V ST SoC FPGA
Stratix® IV FPGA
Stratix® IV E FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้