ID บทความ: 000076729 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/12/2019

ทําไม BAR offset ของตาราง MSI-X และ PBA สําหรับIntel® Stratix® 10 PCI Express* Hard IP ไม่ทํางาน

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Avalon-MM Intel® Stratix® 10 Hard IP สำหรับ PCI Express*
  • Avalon-ST Intel® Stratix® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหาของซอฟต์แวร์ Intel® Quartus® Prime Pro การออฟเซ็ต MSI-X Table BAR และ PBA ที่ระบุใน GUI สําหรับ Intel® Stratix® 10 PCI Express* Hard IP ไม่ทํางาน ซึ่งอาจเห็นได้จากการใช้คําสั่ง "lspci" ใน Linux OS

    ดังนั้นฟังก์ชัน MSI-X จึงไม่สามารถทํางานได้อย่างถูกต้องเนื่องจากที่อยู่ของตาราง MSI-X ที่ทับซ้อนกับ PBA

    ปัญหานี้มีผลต่อคอร์ IP ต่อไปนี้:

    อินเทอร์เฟซ Intel® Stratix® 10 Avalon®-MM สําหรับ PCI Express*

    อินเทอร์เฟซ Avalon®-ST Intel® Stratix® 10 สําหรับ PCI Express*

    Avalon®-MM Intel® Stratix® 10 Hard IP สําหรับ PCI Express*

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 19.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้