ID บทความ: 000076485 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/06/2019

เหตุใดตัวอย่างการออกแบบ DisplayPort Intel® FPGA IP จึงล้มเหลวในการสร้างไฟล์โปรแกรมเมื่อใช้ซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v19.1

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • DisplayPort*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v19.1 การออกแบบที่ใช้คอร์โปรเซสเซอร์ Nios® II/e ที่ไม่มีสิทธิ์การใช้งานโปรเซสเซอร์ Nios® II ที่ถูกต้องจะไม่สร้างไฟล์โปรแกรมแม้ว่าการคอมไพล์การออกแบบจะสําเร็จ

    ตัวอย่างการออกแบบ DisplayPort Intel® FPGA IP ใช้คอร์โปรเซสเซอร์ Nios II/e ด้วยเหตุนี้จึงได้รับผลกระทบจากปัญหานี้

     

     

     

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition v19.1 ให้ติดตั้งโปรแกรมแก้ไขต่อไปนี้และสร้างตัวอย่างการออกแบบ DisplayPort Intel® FPGA IPใหม่:

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel Quartus Prime Pro Edition v19.2

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้