ID บทความ: 000076318 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 17/07/2017

ทําไมเฟรมบัฟเฟอร์ II ของฉันถึงลดตัวอย่างเอาต์พุตอื่นๆ ทั้งหมด

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
    IP เอฟพีจีเอ Intel® Frame Buffer II (รองรับ 4K)
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหากับ Frame Buffer II IP Core ก่อนเป็นซอฟต์แวร์ Quartus® Prime เวอร์ชั่น 17.0 คุณจะเห็นลักษณะการทํางานนี้หากคุณเลือกความกว้างของพอร์ตบนเครื่อง Avalon®-MM master(s) ขนาด 128 บิต

ความละเอียด

หากต้องการแก้ไขปัญหานี้ ให้เลือกความกว้างของพอร์ตบนเครื่อง 256 บิต  Qsys® จะใส่อะแดปเตอร์ความกว้างโดยอัตโนมัติหากคุณต้องการเชื่อมต่อกับสเลฟ 128 บิตอื่นๆ

ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นในซอฟต์แวร์ Quartus Prime เวอร์ชั่น 17.0

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 9 ผลิตภัณฑ์

Arria® V FPGA และ SoC FPGA
Intel® Arria® 10 FPGA และ SoC FPGA
Intel® MAX® 10 FPGA
Arria® II FPGA
Cyclone® IV FPGA
Cyclone® V FPGA และ SoC FPGA
Stratix® IV FPGA
Stratix® V FPGA
Intel® Cyclone® 10 FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้