ID บทความ: 000076232 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 08/02/2016

ข้อผิดพลาด (11686): การออกแบบของคุณมี PLL ATX (LC) มากกว่าสองตัวในธนาคารตัวรับส่งสัญญาณ HSSI เดียวกัน

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นข้อผิดพลาด Fitter ข้างต้นในซอฟต์แวร์ Quartus® Prime เวอร์ชั่น 15.1 ที่มีอุปกรณ์ Stratix® V และ Arria V GZ

    สาเหตุของข้อผิดพลาดเป็นเพราะซอฟต์แวร์ Quartus Prime เวอร์ชั่น 15.1 ไม่สามารถผสานรวม PLL ATX สองตัวขึ้นไป

    ความละเอียด

    เพื่อแก้ไขปัญหานี้ คุณสามารถใช้ซอฟต์แวร์ Quartus Prime เวอร์ชัน 15.1.1 หรือใหม่กว่า

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Arria® V GZ FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA
    Stratix® V GS FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้