ID บทความ: 000076231 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 29/07/2013

ข้อมูลสรุปการใช้งาน PLL จะรายงานขั้นตอนสัญญาณนาฬิกาเอาต์พุตสําหรับอุปกรณ์ Stratix V, Arria V และ Cyclone V โดยใช้การทํางานเมกะฟังก์ชัน Altera_PLL อย่างไร

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

รายงานสรุปการใช้งาน PLL จะแสดงขั้นตอนสัญญาณนาฬิกาเอาต์พุตสําหรับอุปกรณ์ Stratix® V, Arria® V และ Cyclone® V ที่อิงตามการตั้งค่าการแตะที่เคาน์เตอร์เริ่มต้นและ VCO  ตัวนับเริ่มต้นจะตั้งค่าการเปลี่ยนเฟส "coarse" ของสัญญาณนาฬิกาเอาต์พุต ซึ่งมีค่าเท่ากับระยะเวลา VCO หนึ่งรอบ  การแตะ VCO จะตั้งค่าการเปลี่ยนเฟส "ปรับ" ของสัญญาณนาฬิกาเอาต์พุต ซึ่งมีค่าเท่ากับระยะเวลา VCO ที่ 1/8  การตั้งค่าเหล่านี้ร่วมกันช่วยให้สามารถปรับเฟสความละเอียดสูงไปยังสัญญาณนาฬิกาออกได้

รายงานสรุปการใช้งาน PLL จะแสดงการตั้งค่าตัวนับเริ่มต้นเป็น C_Counter_PRST ค่าที่ถูกต้องคือค่าจํานวนเต็มบวกใดๆ ตั้งแต่ 1 การตั้งค่าการแตะเฟส VCO จะแสดงเป็นC_Counter_PH_Mux_PRST ค่าที่ถูกต้องคือ 0 ถึง 7

หากต้องการแปลค่าเหล่านี้เป็นการเปลี่ยนเฟสในหน่วยเวลา ให้ใช้สมการต่อไปนี้:

การเปลี่ยนเฟส = [(C_Counter_PRST - 1) (C_Counter_PH_Mux_PRST / 8)] * VCO_period

VCO_periodจะแสดงอยู่ในรายงานสรุปการใช้งาน PLL เป็นPLL_Output_Clock_Frequencyและสามารถคํานวณได้ดังนี้:

VCO_period = Reference_Clock_Frequency * M_Counter / N_Counter

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 15 ผลิตภัณฑ์

Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Cyclone® V SE SoC FPGA
Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้