ID บทความ: 000076104 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 02/12/2015

ทําไมสัญญาณ CSC-II ของฉันจึงออกมาอิ่มตัวในขณะที่ทําการแปลงสัญญาณ

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาเกี่ยวกับ Color Space Converter II (CSC-II) ใน Quartus® II เวอร์ชั่น 14.0 ขึ้นไป คุณจะเห็นความอิ่มตัวของสีในผลลัพธ์หากคุณพยายามแปลงอินพุตบิต/พิกเซลที่กว้างขึ้นเป็นเอาต์พุตบิต/พิกเซลที่แคบลง  ตัวอย่างเช่น การพยายามแปลง 10bits/พิกเซล YCrCb เป็น 8bits/pixel RGB จะแสดงปัญหานี้

ความละเอียด

ในการแก้ไขปัญหานี้ ให้ใช้ความกว้างเท่ากันทั้งอินพุตและเอาต์พุต แล้วละทิ้งบิตที่มีนัยสําคัญน้อยที่สุด (ของแต่ละฟิลด์) ของเอาต์พุตเพื่อสร้างความกว้างที่คุณต้องการ

มีกําหนดที่จะแก้ไขในรุ่น Quartus Prime ในอนาคต

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 26 ผลิตภัณฑ์

Cyclone® IV GX FPGA
Cyclone® IV E FPGA
Cyclone® V GT FPGA
Stratix® V GS FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Cyclone® V E FPGA
Cyclone® V GX FPGA
Stratix® IV E FPGA
Stratix® IV GT FPGA
Arria® V SX SoC FPGA
Intel® MAX® 10 FPGA
Cyclone® V SE SoC FPGA
Stratix® IV GX FPGA
Cyclone® V ST SoC FPGA
Stratix® V E FPGA
Cyclone® V SX SoC FPGA
Arria® V GZ FPGA
Intel® Arria® 10 GT FPGA
Arria® II GX FPGA
Arria® II GZ FPGA
Intel® Arria® 10 GX FPGA
Intel® Arria® 10 SX SoC FPGA
Arria® V GT FPGA
Arria® V GX FPGA
Arria® V ST SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้