ID บทความ: 000075978 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 13/08/2012

ในโหมดการกําหนดค่า Fast Passive Parallel (FPP) บิตข้อมูลใดเป็นบิตที่สําคัญที่สุด (MSB)

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย สําหรับAltera®ตระกูลอุปกรณ์ที่รองรับโหมด FPP กว้าง 8 บิต MSB คือ DATA7 สําหรับตระกูลอุปกรณ์ที่รองรับ FPx16 และ FPPx32 MSB คือ DATA15 และ DATA31 ตามลําดับ DATA0 คือ LSB ในทุกกรณี

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 12 ผลิตภัณฑ์

Intel® Arria® 10 FPGA และ SoC FPGA
Arria® V FPGA และ SoC FPGA
Arria® II FPGA
Arria® GX FPGA
Stratix® II FPGA
เอฟพีจีเอ Stratix®
Cyclone® V FPGA และ SoC FPGA
Cyclone® IV FPGA
Cyclone® III FPGA
Stratix® V FPGA
Stratix® IV FPGA
Stratix® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้