ID บทความ: 000075792 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/08/2013

ทําไมการเขียนโปรแกรมหน่วยความจําแฟลชล้มเหลวในชุดพัฒนา Stratix® V FPGA

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ตัวอย่างที่ระบุไว้ในส่วน "การสร้างไฟล์ Flash โดยใช้ Nios® II EDS" ของคู่มือผู้ใช้ Stratix® V GX FPGA Development Kit ไม่ถูกต้อง โดยจะใช้ที่อยู่ที่ไม่ถูกต้องสําหรับฮาร์ดแวร์ผู้ใช้ 1

ช่วงที่อยู่ที่กําหนดสําหรับฮาร์ดแวร์ผู้ใช้ 1 ในแผนผังหน่วยความจําแฟลชของตาราง A-1 ไบต์ คือ:

0x020C.0000 ถึง 0x0413 FFFF

ความละเอียด

ใช้คําสั่งต่อไปนี้เพื่อสร้างไฟล์แฟลชอย่างถูกต้อง:

สําหรับไฟล์ .sof:

sof2flash --input=<yourfile>_hw.sof --output=<yourfile>_hw.flash --offset=0x020C0000

--pfl --optionbit=0x00030000 --programmingmode=PSr

สําหรับไฟล์ .elf:

elf2flash --base=0x0 --end=0x0FFFFFFF --reset=0x071C0000 --input=<yourfile>_sw.elf

--output=<yourfile>_sw.flash

--boot=/components/altera_nios2/boot_loader_cfi.srec

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Stratix® V GX FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้