ตัวอย่างที่ระบุไว้ในส่วน "การสร้างไฟล์ Flash โดยใช้ Nios® II EDS" ของคู่มือผู้ใช้ Stratix® V GX FPGA Development Kit ไม่ถูกต้อง โดยจะใช้ที่อยู่ที่ไม่ถูกต้องสําหรับฮาร์ดแวร์ผู้ใช้ 1
ช่วงที่อยู่ที่กําหนดสําหรับฮาร์ดแวร์ผู้ใช้ 1 ในแผนผังหน่วยความจําแฟลชของตาราง A-1 ไบต์ คือ:
0x020C.0000 ถึง 0x0413 FFFF
ใช้คําสั่งต่อไปนี้เพื่อสร้างไฟล์แฟลชอย่างถูกต้อง:
สําหรับไฟล์ .sof:
sof2flash --input=<yourfile>_hw.sof --output=<yourfile>_hw.flash --offset=0x020C0000
--pfl --optionbit=0x00030000 --programmingmode=PSr
สําหรับไฟล์ .elf:
elf2flash --base=0x0 --end=0x0FFFFFFF --reset=0x071C0000 --input=<yourfile>_sw.elf
--output=<yourfile>_sw.flash
--boot=/components/altera_nios2/boot_loader_cfi.srec