ID บทความ: 000075543 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 19/05/2021

Intel® FPGA IP HDMI ที่ทํางานในโหมด RX HDMI 2.1 ไม่รองรับการเปลี่ยนแปลงอัตรา FRL ที่เริ่มต้นโดยแหล่งที่มาโดยไม่มีหัวต่อ

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เมื่อแหล่ง HDMI 2.1 เริ่มการเปลี่ยนแปลงอัตรา FRL โดยไม่ใช้ปลั๊กไฟ HDMI Intel® 2.1 Sink จะไม่สามารถเชื่อมโยงรถไฟได้สําเร็จ นี่เป็นเพราะ HDMI Intel® sink กําหนดค่ารูปแบบการฝึกอบรมลิงก์เพื่อ0x5678เมื่อเกิดเหตุการณ์หรือรีเซ็ตปลั๊กไฟ

    ความละเอียด

    เพื่อแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime Pro เวอร์ชั่น 20.4 และรุ่นก่อนหน้า หรือเปิดปิดการตรวจจับ 5V บนอ่าง HDMI Intel® FPGA IP เมื่อแหล่ง HDMI 2.1 เขียนอัตรา FRL ใหม่โดยไม่มีหัวต่อ

    ปัญหานี้แก้ไขได้ตั้งแต่เวอร์ชั่น 21.1 ของซอฟต์แวร์ Intel® Quartus® Prime Pro Edition

     

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้