ID บทความ: 000075514 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 21/04/2021

ทําไมฉันถึงสังเกตเห็นข้อผิดพลาด UVM RAL ขณะทําการจําลอง INTEL® FPGA IP JESD204B หรือ JESD204C ด้วยซอฟต์แวร์ VCS* MX เวอร์ชัน Q-2020.03-SP2

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
    IP เอฟพีจีเอ Intel® JESD204B
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาด้านความเข้ากันได้ คุณอาจสังเกตเห็นข้อผิดพลาด UVM RAL เมื่อจําลอง Intel® FPGA IP JESD204B หรือ JESD204C จากซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 21.1 ด้วยซอฟต์แวร์ VCS* MX เวอร์ชัน Q-2020.03-SP2

ความละเอียด

ปัญหานี้ได้รับการแก้ไขใน Intel® Quartus®ซอฟต์แวร์ Prime Pro Edition เวอร์ชัน 21.3

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

Intel® Cyclone® 10 GX FPGA
เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7
Intel® Arria® 10 FPGA และ SoC FPGA
Intel® Stratix® 10 FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้