ID บทความ: 000075359 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 06/04/2017

ความล้มเหลวของการทดสอบการจําลอง RapidIO II เมื่อเปิดใช้งานพารามิเตอร์ "เปิดใช้งานการควบคุมตัวรับส่งสัญญาณและการลงทะเบียนสถานะ"

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® RapidIO II (IDLE2 สูงสุด 6.25 Gbaud)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    สําหรับArria® 10 และ Stratix® 10 ครอบครัว เมื่อ RapidIO II IP Core ถูกสร้างขึ้นด้วยพารามิเตอร์ที่เป็นทางเลือก "เปิดใช้งานการควบคุมตัวรับส่งสัญญาณและการลงทะเบียนสถานะ" ลักษณะการทํางานที่ล้มเหลวคือตัวรับส่งสัญญาณไม่ออกจากการรีเซ็ต และ rx_is_lockedtodata ไม่ยืนยัน

    ความละเอียด

    คําแนะนําคือการรันการจําลองโดยไม่เปิดใช้งานพารามิเตอร์ "เปิดใช้งานการควบคุมตัวรับส่งสัญญาณและการลงทะเบียนสถานะ" หากได้รับผลกระทบ

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นในซอฟต์แวร์ Quartus® Prime เวอร์ชั่น 17.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้