ID บทความ: 000075222 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 17/11/2011

การวิเคราะห์เวลาสําหรับรูปแบบ×ของคอมไพเลอร์ PCI Express ที่มุ่งเป้าไปยังอุปกรณ์ IV GX Cyclone

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ซอฟต์แวร์ Quartus II ไม่ได้ทําการวิเคราะห์เวลาสําหรับ fabric FPGA ในตัวแปร× GX Cyclone IV ดังนั้นตัวแปรจึง ซึ่งจะทําให้การวิเคราะห์เวลาล้มเหลวจะไม่ถูกระบุ

    ปัญหานี้มีผลต่อตัวแปร×ในอุปกรณ์ Cyclone IV GX

    ความละเอียด

    คุณสามารถสร้างข้อจํากัดนาฬิกาที่จําเป็นได้ด้วยตนเอง ให้สมการ สําหรับข้อจํากัดนี้ ในสมการนี้ คือ 8.000 สําหรับ 125 นาฬิกาแอปพลิเคชัน MHz และ 16 สําหรับนาฬิกาแอปพลิเคชัน 62.5 MHz

    ข้อจํากัดของนาฬิกา
    # create_clock -name {core_clk_out} -period -waveform { 0.000 8.000 } [get_nets {*altpcie_hip_pipen1b_inst | core_clk_out~clkctrl}]

    ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 10.1 ของซอฟต์แวร์ Quartus II

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® IV FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้