ID บทความ: 000075121 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 21/08/2012

คู่มืออินเทอร์เฟซหน่วยความจําภายนอก: ปัญหาที่ทราบ

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

หมายเหตุ ในหน้า 582 (4-6) ระบุข้อความต่อไปนี้ไม่ถูกต้อง:

ปัญหา : ฉบับที่ 3: บทวัสดุอ้างอิง - 4: คําอธิบายฟังก์ชัน—คอนโทรลเลอร์ HPC II

Half-Rate Bridge

การสนับสนุน Half-Rate Bridge มีให้สําหรับคอร์ที่ใช้ ALTMEMPHY ที่กําหนดเป้าหมายตระกูลอุปกรณ์อื่นนอกเหนือจาก Arria® II GX การรองรับ Half-Rate Bridge ไม่สามารถใช้งานได้สําหรับคอร์ที่ใช้ UniPHY

เมื่อใช้คุณสมบัติ Half-Rate Bridge คุณต้องตรวจสอบให้แน่ใจว่าข้อมูลlocal_sizeสําหรับแต่ละคําสั่งการเขียนยังคงคงที่จนกว่าจะออกคําสั่งการเขียนถัดไป กล่าวอีกนัยหนึ่งไม่ควรเปลี่ยนบัส local_size เว้นแต่ว่าสัญญาณburst_beginจะมีค่าสูง

ความละเอียด

ปัญหา: ฉบับที่ 3: บทวัสดุอ้างอิง - 4:คําอธิบายการทํางาน - คอนโทรลเลอร์ HPC II

 

การสนับสนุน Half-rate Bridge พร้อมใช้งานสําหรับอุปกรณ์กําหนดเป้าหมายคอร์ที่ใช้ ALTMEMPHY
ตระกูลอื่นนอกเหนือจาก Arria II GX การรองรับ Half-Rate Bridge ไม่สามารถใช้งานได้สําหรับคอร์ที่ใช้ UniPHY

 

เมื่อใช้คุณสมบัติ Half-Rate Bridge คุณต้องตรวจสอบให้แน่ใจว่าข้อมูลlocal_sizeสําหรับ
แต่ละคําขอการเขียน/อ่านจากฝั่งในเครื่องจะยังคงคงที่จนกว่าจะมีคําขอเขียน/อ่านครั้งต่อไป
นอกจากนี้ยังจําเป็นต้องให้สัญญาณburst_beginจากฝั่งท้องถิ่นต้องสูงเสมอในหนึ่งรอบสัญญาณนาฬิกาพร้อมกับคําขอเขียน/อ่านและสัญญาณlocal_ready

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Arria® II GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้