ID บทความ: 000074866 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 16/12/2014

ทําไมการกําหนดค่าตัวรับส่งสัญญาณใหม่ล้มเหลวสําหรับอุปกรณ์ Arria V, Cyclone V และ Stratix V เมื่อฉันใช้ไฟล์ MIF ที่ลดลงที่สร้างขึ้นด้วยเครื่องมือ xcvr_diffmifgen.exe เวอร์ชั่น 14.0 และรุ่นก่อนหน้า

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากข้อบกพร่องในซอฟต์แวร์ Quartus® II เวอร์ชัน 14.0 และเครื่องมือ xcvr_diffmifgen.exe ก่อนหน้า ไฟล์ MIF ที่ลดลงขาดการตั้งค่า RX PMA บางส่วนสําหรับอุปกรณ์ Arria® V, Cyclone® V และ Stratix® V

    ความละเอียด

    ในการแก้ไขปัญหานี้ คุณสามารถใช้ไฟล์ MIF ตัวรับส่งสัญญาณเต็มรูปแบบ

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus II เวอร์ชั่น 14.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 15 ผลิตภัณฑ์

    Stratix® V GT FPGA
    Cyclone® V GX FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V FPGA และ SoC FPGA
    Arria® V FPGA และ SoC FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V FPGA
    Stratix® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้