ID บทความ: 000074574 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 02/08/2017

ทําไม GPIOs of MAX10 บางตัวถึงตกระดับต่ําระหว่างการใช้ JTAG ISP, program.pof ในแฟลชภายใน

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    สาเหตุเกิดจากความเร็วใน MAX10 โดยทั่วไปหากคุณใช้ Quartus Programmer เพื่อตั้งโปรแกรมแฟลชภายใน MAX10 จะไม่ผ่านขั้นตอน JTAG ISP แบบดั้งเดิม ใน speedmode ไฟล์ตัวช่วยเหลือจะถูกโหลดลงใน MAX10 ก่อนเพื่อช่วยตั้งโปรแกรมแฟลชภายใน ซึ่งหมายความว่า GPIOs จะปฏิบัติตามการออกแบบ IP ของผู้ช่วยและนําไปสู่การลดลงต่ํา

    เกี่ยวกับความเร็ว เป็นการปรับปรุงเพื่อปรับปรุงเวลาการเขียนโปรแกรม MAX10 โดยรวม โดยพื้นฐานแล้วจะกําหนดค่าไฟล์ผู้ช่วยลงใน CRAM และจัดการการถ่ายโอนข้อมูล/การเขียนโปรแกรม เนื่องจาก MAX10 อยู่ในโหมดผู้ใช้ระหว่างการเขียนโปรแกรมแฟลชภายใน ดังนั้น GPIOs จะไม่ปฏิบัติตามโหมด ISP ที่ควรเป็น ที่จริง GPIOs ควรได้รับการ tri-state ระหว่างโหมด JTAG ISP

    ความละเอียด

    ปัญหาจะได้รับการแก้ไขใน Quartus II 17.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® MAX® 10 FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้