ID บทความ: 000074539 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/08/2017

ทําไมเฟสแบบไดนามิกจึงเปลี่ยนไปใช้นาฬิกาเอาต์พุต Intel® Arria® 10 FPGA IOPLL ล้มเหลวเป็นหลัก

สิ่งแวดล้อม

  • Intel® Quartus® Prime Standard Edition
  • IP เอฟพีจีเอ Intel® IOPLL
  • IP เอฟพีจีเอ Intel® กำหนดค่า PLL ใหม่
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณสมบัติการเปลี่ยนเฟสแบบไดนามิกอาจล้มเหลวในคอร์ Intel® Arria® 10 FPGA IOPLL Intel® FPGA IP ในการคอมไพล์ที่ใช้ข้อมูลเริ่มต้นบางตัว ซึ่งอาจเกิดขึ้นได้หากตัวเลือกอุปกรณ์ฟิตเตอร์ขั้นสูงในซอฟต์แวร์ Intel® Quartus® Prime เปิดใช้งานการสังเคราะห์ทางกายภาพแบบ Spectra Q หากคุณใช้พอร์ตเปลี่ยนเฟสแบบไดนามิกของ IOPLL หรือใช้คอร์กําหนดค่า PLL ใหม่ Intel FPGA IP Core เพื่อดําเนินการเปลี่ยนเฟส ปัญหานี้แยกเฉพาะกับตรรกะการกําหนดค่าใหม่แบบไดนามิกของ IOPLL เท่านั้นและไม่ส่งผลกระทบต่อส่วนอื่นใดของ IP

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ตั้งค่า Spectra Q Physical Synthesis เป็น OFF สําหรับรูปแบบ Intel FPGA IP IOPLL หรือสําหรับการออกแบบทั้งหมด การตั้งค่านี้จะปิดตามค่าเริ่มต้น และสามารถดูได้ที่ :

    การตั้งค่าการบ้าน -> -> การตั้งค่าคอมไพเลอร์ ->การตั้งค่า Advanced Fitter -> Spectra Q Physical Synthesis

    ซึ่งจะได้รับการแก้ไขในเวอร์ชันในอนาคตของซอฟต์แวร์ Intel Quartus Prime

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้