ID บทความ: 000074523 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 18/09/2013

tCCD เริ่มต้นสําหรับรหัส Hard Code ของอุปกรณ์ LPDDR2 เป็น 2 รอบ

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    ปัญหานี้มีผลต่อผลิตภัณฑ์ LPDDR2

    ปัญหานี้ใช้กับอินเทอร์เฟซ LPDDR2 เมื่อ LPDDR2-S2 มีการใช้อุปกรณ์หน่วยความจํา การออกแบบตัวอย่างที่สร้างขึ้นจะตั้งค่า tCCD=2 เสมอ รอบอุปกรณ์ LPDDR2 แต่ tCCD ขั้นต่ําที่รองรับสําหรับ LPDDR2-S2 คือ 1 รอบ การมี tCCD=1 สําหรับอุปกรณ์ LPDDR2-S2 อาจส่งผลกระทบต่อการออกแบบ ประสิทธิภาพ

    ความละเอียด

    วิธีแก้ไขปัญหาสําหรับปัญหานี้อธิบายไว้ด้านล่าง

    สําหรับการออกแบบที่ใช้ High Performance Controller II (HPCII):

    1. ในโปรแกรมแก้ไขข้อความ ให้เปิด ไฟล์/dut_example_design/example_project/dut_example/submodules/ *_example_if0_c0.v
    2. ค้นหา.CFG_TCCD (2)และเปลี่ยนเป็น.CFG_TCCD (1)

    สําหรับการออกแบบที่ใช้คอนโทรลเลอร์หน่วยความจําฮาร์ด:

    1. ในโปรแกรมแก้ไขข้อความ ให้เปิด ไฟล์/dut_example_design/example_project/dut_example/submodules/ *_example_if0.v
    2. ค้นหา.ENUM_MEM_IF_TCCD (“TCCD_2”)และ เปลี่ยนเป็น.ENUM_MEM_IF_TCCD (“TCCD_1”)

    ปัญหานี้จะได้รับการแก้ไขในเวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Arria® V FPGA และ SoC FPGA
    Cyclone® V FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้