ID บทความ: 000073821 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 11/03/2013

ข้อผิดพลาด (272006): พอร์ต addressstall_a เชื่อมต่ออยู่ในฟังก์ชัน ALTDPRAM -- บล็อก MLAB สําหรับตระกูลอุปกรณ์ Stratix V ของฟังก์ชัน ALTDPRAM ไม่สามารถใช้สัญญาณ wraddrstall

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ซอฟต์แวร์ Quartus® II อาจสร้างข้อผิดพลาดนี้เมื่อคอมไพล์การออกแบบที่มุ่งเป้าไปที่อุปกรณ์ Stratix® V ปัญหานี้อาจเกิดขึ้นหากการออกแบบของคุณมีหน่วยความจําที่เกิดจากตัวแก้ไขพารามิเตอร์ในซอฟต์แวร์ Quartus II เวอร์ชัน 12.0 SP1 และก่อนหน้า ข้อผิดพลาดเกิดขึ้นหากหน่วยความจํามี wr_addressstall พอร์ตเชื่อมต่ออยู่และถูกปรับใช้โดยใช้ทรัพยากร MLAB

    ความละเอียด

    ในการแก้ไขปัญหานี้ เปลี่ยนประเภทหน่วยความจําเป็น M20K หรือปิดใช้งาน wr_addressstall พอร์ตในตัวแก้ไขพารามิเตอร์

    ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วยซอฟต์แวร์ Quartus® II เวอร์ชั่น 14.0 ที่wr_addressstallสามารถใช้พอร์ตกับบล็อกหน่วยความจํา Stratix V MLAB ได้ แต่เมื่อตั้งค่าตัวเลือกอ่าน-ระหว่างการเขียนเป็นเนื้อหาหน่วยความจําเดิมเท่านั้น

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้