ปัญหาสำคัญ
สําหรับรูปแบบ RapidIO ที่ใช้ตัวรับส่งสัญญาณความเร็วสูง
บนอุปกรณ์ Stratix II GX หรือ Arria GX ค่าตัว cmu_pll_inclock_period
รับส่งสัญญาณ
ถูกตั้งค่าอย่างไม่ถูกต้อง
การจําลองและการคอมไพล์ล้มเหลวสําหรับการกําหนดค่าที่ได้รับผลกระทบ
ในไฟล์ <RapidIO ชื่ออินสแตนซ์>_riophy_gxb.v,
ในการมอบหมายalt2gxb_component.cmu_pll_inclock_period
สัญญาณ
กําหนดค่าความถี่ 106/<pll_inclk
>
แทนที่ค่าที่ไม่ถูกต้อง
ในการเผยแพร่การเปลี่ยนแปลงโมเดลการจําลองการทํางาน IP
สร้างโมเดลใหม่ด้วย quartus_map
คําสั่ง
ดูวิธีแก้ไขปัญหาสําหรับ erratum
"การทดสอบการสาธิตอาจล้มเหลวสําหรับรูปแบบ RapidIO บางอย่าง" สําหรับ
ตัวเลือกบรรทัดคําสั่งที่เหมาะสม
ปัญหานี้จะได้รับการแก้ไขใน RapidIO เวอร์ชั่นในอนาคต ฟังก์ชัน MegaCore