ID บทความ: 000073802 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 27/09/2011

cmu_pll_inclock_periodไม่ถูกต้องในการออกแบบ Stratix II GX และ Arria GX

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    สําหรับรูปแบบ RapidIO ที่ใช้ตัวรับส่งสัญญาณความเร็วสูง บนอุปกรณ์ Stratix II GX หรือ Arria GX ค่าตัว cmu_pll_inclock_period รับส่งสัญญาณ ถูกตั้งค่าอย่างไม่ถูกต้อง

    การจําลองและการคอมไพล์ล้มเหลวสําหรับการกําหนดค่าที่ได้รับผลกระทบ

    ความละเอียด

    ในไฟล์ <RapidIO ชื่ออินสแตนซ์>_riophy_gxb.v, ในการมอบหมายalt2gxb_component.cmu_pll_inclock_periodสัญญาณ กําหนดค่าความถี่ 106/<pll_inclk> แทนที่ค่าที่ไม่ถูกต้อง

    ในการเผยแพร่การเปลี่ยนแปลงโมเดลการจําลองการทํางาน IP สร้างโมเดลใหม่ด้วย quartus_map คําสั่ง ดูวิธีแก้ไขปัญหาสําหรับ erratum "การทดสอบการสาธิตอาจล้มเหลวสําหรับรูปแบบ RapidIO บางอย่าง" สําหรับ ตัวเลือกบรรทัดคําสั่งที่เหมาะสม

    ปัญหานี้จะได้รับการแก้ไขใน RapidIO เวอร์ชั่นในอนาคต ฟังก์ชัน MegaCore

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Stratix® II FPGA
    Arria® GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้