ความสมบูรณ์ของสัญญาณและความสมบูรณ์ของพลังงาน – ศูนย์สนับสนุน
ยินดีต้อนรับสู่ศูนย์สนับสนุนความสมบูรณ์ของสัญญาณและความสมบูรณ์ของพลังงาน!
ที่นี่คุณจะพบข้อมูลเกี่ยวกับวิธีการรับประกันความสมบูรณ์ของสัญญาณและความสมบูรณ์ของพลังงานในการออกแบบความเร็วสูงของคุณ
สนุกกับการเดินทางของคุณ!
รับแหล่งข้อมูลการสนับสนุนสําหรับ Intel Stratix® 10, Intel Arria® 10 และอุปกรณ์ Intel Cyclone ® 10 เครื่องจากหน้าด้านล่าง สําหรับอุปกรณ์อื่นๆ ให้ค้นหาจากลิงค์ต่อไปนี้:ที่เก็บถาวรเอกสาร, หลักสูตรการฝึกอบรม,วิดีโอและการออกอากาศทางเว็บ,ตัวอย่างการออกแบบและฐานข้อมูลองค์ความรู้
หลักเกณฑ์และเอกสาร
การออกแบบบอร์ด - แนวทางทั่วไป
- ฐานข้อมูลองค์ความรู้® Intel (KDB) สําหรับ FPGAs ทั้งหมด ›
- ที่ปรึกษาออกแบบบอร์ดความเร็วสูง ›
- ศูนย์ทรัพยากรการออกแบบบอร์ด ›
- คําแนะนําอัตราขอบสัญญาณเข้ากระดาษสีขาว ›
- รายการตรวจสอบเครือข่ายการกระจายพลังงาน (PDN) ›
- AN 574: แผงวงจรพิมพ์ (PCB) เครือข่ายการจัดส่งพลังงาน (PDN) วิธีการออกแบบ ›
- ข้อควรพิจารณาในการออกแบบสแต็กอัพ PCB สําหรับ FPGAs ® Intel ›
การออกแบบบอร์ด - แนวทางอินเทอร์เฟซหน่วยความจําภายนอก
การออกแบบบอร์ด - แนวทางตัวรับส่งสัญญาณ
- UG-20298: แนวทางการออกแบบความสมบูรณ์ของสัญญาณอินเทอร์เฟซอนุกรมความเร็วสูง® Intel® Agilex™ อุปกรณ์สําหรับครอบครัวแนวทางการออกแบบความสมบูรณ์ของสัญญาณอินเทอร์เฟซอนุกรมความเร็วสูง ›
- AN 528: การเลือกวัสดุอิเล็กทริก PCB และเอฟเฟกต์การสานไฟเบอร์ในการกําหนดเส้นทางช่องความเร็วสูง ›
- AN 529: ผ่านเทคนิคการเพิ่มประสิทธิภาพสําหรับการออกแบบช่องความเร็วสูง ›
- AN 530: การเพิ่มประสิทธิภาพความไม่ต่อเนื่องของอิมพีแดนซ์ที่เกิดจากแผ่นยึดพื้นผิวสําหรับการออกแบบช่องความเร็วสูง ›
- AN 596: ข้อควรพิจารณาในการสร้างแบบจําลองและการออกแบบสําหรับตัวเชื่อมต่อ 10 Gbps ›
- A 651: การกําหนดเส้นทางการฝ่าวงล้อม PCB สําหรับการออกแบบช่องอนุกรมความหนาแน่นสูงเกิน 10 Gbps ›
- AN 672: แนวทางการออกแบบลิงค์ตัวรับส่งสัญญาณสําหรับการส่งข้อมูลความเร็วสูง Gbps ›
- AN 678: การปรับแต่งลิงก์ความเร็วสูงโดยใช้วงจรปรับสภาพสัญญาณใน Stratix® ตัวรับส่งสัญญาณ V ›
- AN 684: แนวทางการออกแบบสําหรับอินเทอร์เฟซ 100 Gbps - CFP2 ›
- AN 689: การออกแบบช่องความเร็วสูงโดยใช้โปรโตคอล SFF-8431 ›
- AN 766: อุปกรณ์ Stratix 10 แนวทางการออกแบบเค้าโครงอินเทอร์เฟซสัญญาณความเร็วสูง ›
- การสร้างแบบจําลองความหยาบผิวทองแดงสําหรับการออกแบบช่องหลายกิกะบิต ›
หลักสูตรการฝึกอบรมและวิดีโอ
หลักสูตรการฝึกอบรมที่แนะนํา
ชื่อเรื่อง |
ประเภท |
การบรรยาย |
---|---|---|
ออนไลน์ |
เรียนรู้เกี่ยวกับความจําเป็นในการจําลองและวิเคราะห์ความสมบูรณ์ของสัญญาณที่แม่นยําเมื่อออกแบบ PCB ความเร็วสูงโดยใช้ตัวรับส่งสัญญาณ Intel FPGA |
วิดีโอแนะนํา
ชื่อเรื่อง |
การบรรยาย |
---|---|
ใช้รุ่น IBIS-AMI เพื่อประเมินความสมบูรณ์ของสัญญาณของตัวรับส่งสัญญาณ Intel Arria 10 |
เรียนรู้วิธีการจําลองความสมบูรณ์ของสัญญาณด้วยตัวรับส่งสัญญาณ Intel Arria 10 รุ่น IBIS-AMI ในเครื่องวิเคราะห์ลิงก์ขั้นสูง นอกจากนี้วิดีโอนี้ยังครอบคลุมการรายงานแผนภาพตา |
วิดีโออื่นๆ
เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้