ตัวอย่างการออกแบบนี้แสดงให้คุณเห็นวิธีการดีบักการออกแบบระบบของคุณโดยใช้ข้อมูลแบบไดนามิกที่จัดทําโดยโปรเซสเซอร์ Nios II ระหว่างการใช้งานซอฟต์แวร์ ตัวอย่างการออกแบบนี้แสดงให้เห็นถึงการใช้ปลั๊กอินNios II ตัววิเคราะห์ตรรกะ SignalTap II และเครื่องมือสร้างซอฟต์แวร์ Nios II เพื่อให้Eclipseทํางาน จับภาพ และติดตามสัญญาณ
รับไฟล์ที่จําเป็นสําหรับตัวอย่างการออกแบบนี้:
- an446_signal_tap_test.zip - มีไฟล์ที่จําเป็นในการเรียกใช้งานตัวอย่างการออกแบบ
- 446: การดีบักระบบNios IIด้วย SignalTap II Embedded Logic Analyzer (PDF) – ให้รายละเอียดและคําแนะนําในการเรียกใช้งานตัวอย่างการออกแบบ
- ตัวอย่างการออกแบบ Nios II Ethernet Standard – นําเสนอแพลตฟอร์มฮาร์ดแวร์สําหรับการออกแบบ
การใช้การออกแบบนี้อยู่ภายใต้และอยู่ภายใต้ข้อกําหนดและเงื่อนไขของข้อตกลงสิทธิ์การใช้งานตัวอย่างการออกแบบของ Intel®