คุณสมบัติการกําหนดค่า
การสนับสนุนการบีบอัด
FPGAs ® Intel บางตัวรองรับการบีบอัดข้อมูลการกําหนดค่า ซึ่งช่วยประหยัดพื้นที่และเวลาของหน่วยความจําการกําหนดค่า คุณลักษณะนี้ช่วยให้คุณสามารถจัดเก็บข้อมูลการกําหนดค่าที่บีบอัดไว้ในอุปกรณ์การกําหนดค่าหรือหน่วยความจําอื่นๆ และส่งบิตสตรีมที่บีบอัดนี้ไปยัง FPGA ในระหว่างการกําหนดค่า FPGA จะขยายบิตสตรีมแบบเรียลไทม์และกําหนดค่าเซลล์ CRAM
สําหรับข้อมูลเพิ่มเติม โปรดดูบทการกําหนดค่าของ Intel FPGA ที่เกี่ยวข้องใน คู่มือการกําหนดค่า.
การสนับสนุนด้านความปลอดภัยในการออกแบบ
Intel FPGAs บางตัวสามารถถอดรหัสบิตสตรีมการกําหนดค่าโดยใช้อัลกอริทึมมาตรฐานการเข้ารหัสขั้นสูง (AES) ซึ่งเป็นอัลกอริทึมการเข้ารหัสที่ทันสมัยที่สุดที่มีอยู่ในปัจจุบัน เมื่อใช้คุณลักษณะความปลอดภัยในการออกแบบ เมื่อต้องการกําหนดค่า FPGA ที่เปิดใช้งานคุณลักษณะความปลอดภัยของการออกแบบสําเร็จ Intel FPGO บางตัวมีที่เก็บข้อมูลคีย์ความปลอดภัยทั้งแบบผันผวนและไม่ระเหย การจัดเก็บคีย์ความปลอดภัยที่ผันผวนต้องใช้แบตเตอรี่สํารอง แต่ช่วยให้สามารถอัปเดตคีย์ความปลอดภัยได้ คีย์ความปลอดภัยที่ไม่ระเหยสามารถเก็บไว้ในหน่วยความจําที่ไม่ระเหยภายในอุปกรณ์และไม่จําเป็นต้องมีแบตเตอรี่สํารองสําหรับการจัดเก็บ สําหรับข้อมูลเพิ่มเติม โปรดดูบทการกําหนดค่าของ Intel FPGA ที่เกี่ยวข้องใน คู่มือการกําหนดค่า.
การสนับสนุนการปรับรุ่นระบบระยะไกล
อุปกรณ์ Intel บางรุ่นมีวงจรการอัพเกรดระบบระยะไกลโดยเฉพาะ ซอฟต์ลอจิก (ไม่ว่าจะเป็นโปรเซสเซอร์ฝังตัว Nios® II หรือตรรกะผู้ใช้) ที่ใช้ในอุปกรณ์สามารถดาวน์โหลดภาพการกําหนดค่าใหม่จากตําแหน่งระยะไกลเก็บไว้ในหน่วยความจําการกําหนดค่าและกํากับวงจรการอัพเกรดระบบระยะไกลเฉพาะเพื่อเริ่มรอบการกําหนดค่าใหม่ วงจรเฉพาะดําเนินการตรวจจับข้อผิดพลาดระหว่างและหลังกระบวนการกําหนดค่ากู้คืนจากเงื่อนไขข้อผิดพลาดใด ๆ โดยย้อนกลับไปยังภาพการกําหนดค่าที่ปลอดภัยและให้ข้อมูลสถานะข้อผิดพลาด วงจรอัพเกรดระบบระยะไกลเฉพาะนี้ช่วยหลีกเลี่ยงการหยุดทํางานของระบบ สําหรับข้อมูลเพิ่มเติม โปรดดูบทการกําหนดค่าของอุปกรณ์ Intel ที่เกี่ยวข้องใน คู่มือการกําหนดค่า.
- คู่มือผู้ใช้Altremote_updateเมกะฟังก์ชั่น ›
- การออกแบบการอ้างอิงการอัพเกรดระบบระยะไกลแบบขนานของพายุไซโคลน III 3 ›
ตารางที่ 1 ให้สรุปคุณลักษณะการกําหนดค่าที่สนับสนุนโดย Intel FPGA แต่ละตระกูล
ตารางที่ 1. คุณลักษณะการกําหนดค่าที่สนับสนุนโดย Intel FPGAs
อุปกรณ์ |
การสนับสนุนการบีบอัด |
การสนับสนุนด้านความปลอดภัยในการออกแบบ |
การสนับสนุนการปรับรุ่นระบบระยะไกล |
---|---|---|---|
สตา®ซ์ V |
✓ |
✓ |
✓ |
สแตรทิกซ์ที่ 4 |
✓ |
✓ |
✓ |
สแตรทิกซ์ที่ 3 |
✓ |
✓ |
✓ |
สตารทิกซ์ที่ 2 และ สแตรทิกซ์ II GX |
✓ |
✓ |
✓ |
สแตรทเท็กซ์และสแตรทซ์ GX |
- |
- |
✓ |
อาเรีย® วี ซอค |
✓ |
✓ |
✓ |
อาเรียที่ 5 |
✓ |
✓ |
✓ |
อาร์เรีย 2 GX |
✓ |
✓ |
✓ |
อาร์เรีย GX |
✓ |
- |
✓ |
พายุไซโคลน® V Soc |
✓ |
✓ |
✓ |
พายุไซโคลน V |
✓ |
✓ |
✓ |
พายุไซโคลน IV |
✓ |
- |
✓ |
พายุไซโคลน IV GX |
✓ |
- |
✓ |
พายุไซโคลน III LS |
✓ |
✓ |
✓ |
พายุไซโคลน III |
✓ |
- |
✓ |
พายุไซโคลน 2 |
✓ |
- |
- |
พายุหมุน |
✓ |
- |
- |
เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้