ID บทความ: 000099598 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/08/2024

ทําไม rx_ready[i](i>0) ของ F-tile PMA/FEC Direct PHY FPGA เน็ค IP เป็น 0 เมื่อจํานวนเลน PMA ถูกตั้งค่าให้มากกว่าหนึ่งและเปิดใช้งานตามเลน PMA TX และสัญญาณ RX ที่พร้อมใช้งาน

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1, rx_ready[i](i](i>0) ของ F-Tile PMA/FEC Direct PHY FPGA เน็ค IP เป็น 0 เมื่อจํานวนเลน PMA ตั้งค่าเป็นมากกว่าหนึ่งเลนและเปิดใช้งานตามเลน PMA TX และสัญญาณ RX ที่พร้อมใช้งาน

    ความละเอียด

    เพื่อหลีกเลี่ยงปัญหานี้ในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1 สามารถตรวจสอบสถานะ rx_lane_current_state[i][1] แทน rx_ready[i](i>0)

    ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Quartus Prime Pro Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้