ID บทความ: 000099281 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/08/2024

ทําไมการออกแบบ GTS Serial Lite IV FPGA IP จึงมีการจําลองอัตราข้อมูล PMA 16 Gbps ที่ล้มเหลวเมื่อตั้งค่าความถี่สัญญาณนาฬิกาอ้างอิง PMA เป็น 160 MHz

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.2 คุณอาจสังเกตเห็น GTS Serial Lite IV FPGA IP Design ไม่สามารถจําลองได้ในขณะที่ผ่านการทดสอบฮาร์ดแวร์สําหรับการกําหนดค่าต่อไปนี้:

    • อัตราข้อมูล PMA: 16 Gbps
    • ความถี่นาฬิกาอ้างอิง PMA: 160 MHz

    ความละเอียด

    เพื่อหลีกเลี่ยงปัญหานี้ คุณสามารถเลือกความถี่นาฬิกาอ้างอิงอื่น เช่น: {100, 125, 200, 240, 250, 300, 320, 375} MHz

    ปัญหานี้จะได้รับการแก้ไขในรุ่นอนาคตของซอฟต์แวร์ Quartus® Prime Pro Edition

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้