ID บทความ: 000099188 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 16/07/2024

ทําไมฉันจึงได้รับผลลัพธ์ที่ไม่ถูกต้องเมื่ออนุมานบล็อกเทนเซอร์จุดคงที่ในอุปกรณ์ Agilex™ 5

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1 คุณอาจเห็นผลลัพธ์ที่ไม่ถูกต้องเมื่อกําหนดเป้าหมายอุปกรณ์ Agilex™ 5 หากการออกแบบของคุณใช้ RTL เพื่ออนุมานบล็อกเทนเซอร์จุดตรึง ปัญหาเกิดขึ้นระหว่างการสังเคราะห์เมื่อบิต result_h[0] และ result_l[37] ของบล็อก DSP ที่อนุมานอาจติดขัดในฮาร์ดแวร์สูง ปัญหาไม่เกิดขึ้นในการจําลอง RTL

ความละเอียด

ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.2

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้