เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1 คุณอาจเห็นผลลัพธ์ที่ไม่ถูกต้องเมื่อกําหนดเป้าหมายอุปกรณ์ Agilex™ 5 หากการออกแบบของคุณใช้ RTL เพื่ออนุมานบล็อกเทนเซอร์จุดตรึง ปัญหาเกิดขึ้นระหว่างการสังเคราะห์เมื่อบิต result_h[0] และ result_l[37] ของบล็อก DSP ที่อนุมานอาจติดขัดในฮาร์ดแวร์สูง ปัญหาไม่เกิดขึ้นในการจําลอง RTL
ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.2