คุณอาจเห็นข้อผิดพลาดนี้ในซอฟต์แวร์ Quartus® Prime Pro Edition เมื่อคุณใช้พิน GPIO เป็นนาฬิกาอ้างอิงสําหรับ IOPLL FPGA IP บนอุปกรณ์ Agilex™ 7
เพื่อหลีกเลี่ยงข้อผิดพลาดนี้ ให้ทําตามขั้นตอนด้านล่าง:
- ใช้พิน GPIO นี้เป็นสัญญาณนาฬิกาอินพุตสําหรับ IP Clock Bridge และใช้สัญญาณนาฬิกาเอาต์พุต Clock Bridge IP เป็นนาฬิกาอ้างอิงสําหรับ IOPLL FPGA IP
- ตั้งค่าสัญญาณอินพุต GPIO นี้เป็น "สัญญาณทั่วโลก" ในตัวแก้ไขการมอบหมาย