Hard Processor Agilex™ 5 FPGA IP จะรายงานข้อผิดพลาดต่อไปนี้เมื่อเลือก "แทนที่สัญญาณนาฬิกา MPU"
ข้อผิดพลาด: หารด้วยศูนย์
ขณะดําเนินการ
"expr ($Fref / $count)"
(ขั้นตอน "pll_compute_clock_counter" บรรทัดที่ 5)
ถูกเรียกจากภายใน
"pll_compute_clock_counter $mpu_ref $mpu_freq dsu_ctr"
(ขั้นตอน "clkmgr::calculate_clk_mgr_values" สาย 151)
ถูกเรียกจากภายใน
"clkmgr::calculate_clk_mgr_values"
(ขั้นตอน "ตรวจสอบ" บรรทัด 9)
ถูกเรียกจากภายใน
"ตรวจสอบ"
ปัญหานี้เกิดจากการคํานวณที่ไม่ถูกต้องสําหรับการกําหนดค่านาฬิกาที่ถูกต้อง
คําเตือนและข้อผิดพลาดจะถูกเพิ่มในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.2 และใหม่กว่าเพื่อรายงานการกําหนดค่านาฬิกาที่ไม่รองรับและเพื่อรวมคําแนะนําสําหรับการกําหนดค่าที่ถูกต้อง