ID บทความ: 000099105 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 15/11/2024

ทําไม "แทนที่สัญญาณนาฬิกา MPU" ไม่สามารถทํางานได้ใน Hard Processor System Agilex™ 5 FPGA IP

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    Hard Processor Agilex™ 5 FPGA IP จะรายงานข้อผิดพลาดต่อไปนี้เมื่อเลือก "แทนที่สัญญาณนาฬิกา MPU"

    ข้อผิดพลาด: หารด้วยศูนย์

    ขณะดําเนินการ

    "expr ($Fref / $count)"

    (ขั้นตอน "pll_compute_clock_counter" บรรทัดที่ 5)

    ถูกเรียกจากภายใน

    "pll_compute_clock_counter $mpu_ref $mpu_freq dsu_ctr"

    (ขั้นตอน "clkmgr::calculate_clk_mgr_values" สาย 151)

    ถูกเรียกจากภายใน

    "clkmgr::calculate_clk_mgr_values"

    (ขั้นตอน "ตรวจสอบ" บรรทัด 9)

    ถูกเรียกจากภายใน

    "ตรวจสอบ"

    ปัญหานี้เกิดจากการคํานวณที่ไม่ถูกต้องสําหรับการกําหนดค่านาฬิกาที่ถูกต้อง

    ความละเอียด

    คําเตือนและข้อผิดพลาดจะถูกเพิ่มในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.2 และใหม่กว่าเพื่อรายงานการกําหนดค่านาฬิกาที่ไม่รองรับและเพื่อรวมคําแนะนําสําหรับการกําหนดค่าที่ถูกต้อง

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้