ID บทความ: 000099056 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 26/09/2025

ทําไมจึงพบข้อผิดพลาดขณะสร้างตัวอย่างการออกแบบ HDMI RX PHY IP หรือ HDMI TX PHY IP

สิ่งแวดล้อม

    Intel® Quartus® Prime Pro Edition
    HDMI*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากการย้ายโปรเซสเซอร์ Nios® II สําหรับ FPGA ไปยังโปรเซสเซอร์ Nios® V สําหรับ FPGA ข้อผิดพลาดต่อไปนี้จะปรากฏเมื่อสร้างตัวอย่างการออกแบบจาก HDMI RX PHY IP หรือ HDMI TX PHY IP ในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1

ความละเอียด

ไม่มีการแก้ไขปัญหาสําหรับปัญหานี้

ปัญหานี้ได้รับการแก้ไขโดยเริ่มด้วยเวอร์ชัน 25.1.1 ของซอฟต์แวร์ Quartus® Prime Pro Edition

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Intel® Arria® 10 FPGA และ SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้