เนื่องจากการย้ายโปรเซสเซอร์ Nios® II สําหรับ FPGA ไปยังโปรเซสเซอร์ Nios® V สําหรับ FPGA ข้อผิดพลาดต่อไปนี้จะปรากฏเมื่อสร้างตัวอย่างการออกแบบจาก HDMI RX PHY FPGA IP หรือ HDMI TX PHY FPGA IP ในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1
ไม่มีการแก้ไขปัญหาสําหรับปัญหานี้
ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime Pro Edition ในอนาคต