ID บทความ: 000099056 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 12/06/2024

ทําไมจึงพบข้อผิดพลาดขณะสร้างตัวอย่างการออกแบบ HDMI RX PHY FPGA IP หรือ HDMI TX PHY FPGA IP

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากการย้ายโปรเซสเซอร์ Nios® II สําหรับ FPGA ไปยังโปรเซสเซอร์ Nios® V สําหรับ FPGA ข้อผิดพลาดต่อไปนี้จะปรากฏเมื่อสร้างตัวอย่างการออกแบบจาก HDMI RX PHY FPGA IP หรือ HDMI TX PHY FPGA IP ในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1

    ความละเอียด

    ไม่มีการแก้ไขปัญหาสําหรับปัญหานี้

    ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime Pro Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้