ID บทความ: 000099013 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 11/06/2024

ทําไมคุณสมบัติการเปลี่ยนเฟสไดนามิก IOPLL ไม่ทํางานบนอุปกรณ์ Arria® 10 และ Cyclone® 10 GX

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นว่าคุณสมบัติการเปลี่ยนเฟสไดนามิกของ IOPLL ทํางานไม่ได้อย่างที่คาดหวังใน Arria®อุปกรณ์ 10 และ Cyclone® 10 GX เมื่อทั้ง "การเข้าถึงพอร์ตการเปลี่ยนเฟสแบบไดนามิก" และตัวเลือก "การกําหนดค่า PLL ใหม่แบบไดนามิก" ถูกเปิดใช้งานใน IOPLL FPGA IP

    นี่เป็นเพราะ IOPLL FPGA IP ไม่รองรับการกําหนดค่าใหม่แบบไดนามิกและคุณสมบัติการเปลี่ยนเฟสโดยตรงพร้อมกัน

    ความละเอียด

    หากต้องการแก้ไขปัญหาชั่วคราว คุณยังสามารถปรับใช้คุณสมบัติการเปลี่ยนเฟส IOPLL ได้โดยใช้พอร์ตการกําหนดค่าใหม่

    ข้อความเตือนจะออกใน IP ถ้าทั้งสองตัวเลือกถูกเลือกในซอฟต์แวร์ Quartus® Prime Pro เวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้