เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.3 และรุ่นก่อนหน้า ตัวอย่างการออกแบบอีเธอร์เน็ต 10M/100M/1G/2.5G/10G สําหรับ Ethernet 10G MAC Stratix® 10 FPGA IP ความหน่วงแฝงต่ําจะล้มเหลวเมื่อจําลองโดยใช้เครื่องมือ Cadence* Xcelium*
ปัญหานี้ได้รับการแก้ไขแล้วตั้งแต่เวอร์ชัน 23.4 ของซอฟต์แวร์ Quartus® Prime Pro Edition