ID บทความ: 000098722 ประเภทข้อมูล: การบำรุงรักษาและประสิทธิภาพ การตรวจสอบครั้งล่าสุด: 15/11/2024

การออกแบบตัวอย่าง HBM2E รายงานมากกว่าตัวเลขประสิทธิภาพที่คาดไว้สําหรับการรับส่งข้อมูลการเข้าถึงแบบสุ่มด้วย Performance Monitor

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1 เมื่อรัน Performance Monitor ในการออกแบบตัวอย่าง HBM2E IP กลไกทดสอบจะตั้งค่าที่อยู่เป็น 16 บิต ด้วยการควบคุมเพียง 16 บิต เราสุ่มบิตเท่านั้น [21:6] หรือ [22:7] (ขึ้นอยู่กับความกว้างของอินเทอร์เฟซ AXI4) ของที่อยู่ ประสิทธิภาพที่บันทึกในบิตแบบสุ่มที่ลดลง ซึ่งน้อยกว่าบัสเต็ม จะไม่แสดงถึงประสิทธิภาพที่แท้จริงของบัสเต็มรูปแบบ

    ปัญหานี้ล้วนเกี่ยวข้องกับ IP ของโปรแกรมทดสอบภายในการออกแบบตัวอย่าง HBM2E IP และปัญหานี้ไม่เกิดขึ้นกับรุ่นสแตนด์อโลนของ HBM2E IP

    ความละเอียด

    หลังจากสร้างการออกแบบตัวอย่าง HBM2E IP แล้ว ให้เปิดไฟล์ ed_synth.qsys ใน Platform Designer เลือกส่วนประกอบ IP ของ Test Engine และปรับเปลี่ยนพารามิเตอร์ "Address ALU argument width" เป็น 32 บิต สําหรับไดรเวอร์แต่ละตัวที่คุณสนใจในการวัดประสิทธิภาพ

    ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition ในอนาคต

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้