ID บทความ: 000098581 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 22/11/2024

ข้อผิดพลาดภายใน: ระบบย่อย: U2B2_CORE, ไฟล์: /quartus/db/u2b2/u2b2_2wt_util.cpp, บรรทัด: 18

สิ่งแวดล้อม

Intel® Quartus®ซอฟต์แวร์ Prime Pro Edition เวอร์ชัน 23.4.1 และเวอร์ชัน 24.1

  • Intel® Quartus® Prime Pro Edition
  • IP เอฟพีจีเอ Intel® Cyclone® 10 GX จุดตรึง Native DSP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.4.1 และเวอร์ชัน 24.1 คุณจะเห็นข้อผิดพลาดภายใน (IE) ที่แสดงด้านบนเมื่อใช้ Primitive DSP Native Fixed Point DSP Agilex™ FPGA IP พร้อมโหมดการทํางานที่ตั้งค่า เป็น m18x18_full และรีจิสเตอร์อินพุต 'ax/bx/cx/dx/ex/fx' : และเปิดใช้งาน 'ay/by/cy/dy/ey/fy/fy' หรือ 'scanin' รีจิสเตอร์: ตั้งค่าเป็นค่าอื่น

    IE จะถูกตรวจสอบถ้าตัวเลือกเหล่านี้ไม่ได้ตั้งค่าเดียวกัน เช่น ถ้าใช้ ena0 และ ena1

    'อินพุตรีจิสเตอร์' ทั้งหมดต้องตั้งค่าเป็นค่าการตั้งค่าเดียวกัน

    ความละเอียด

    เมื่อ Primitive DSP Native Fixed Point DSP Agilex™ FPGA IP พร้อมตั้งโหมด การทํางาน เป็น m18x18_full 'รีจิสเตอร์อินพุต' ทั้งหมดจะต้องตั้งค่าเป็นค่าเดียวกัน

    ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime Pro Edition ในอนาคต

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้