เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.4 ข้อผิดพลาดภายในนี้อาจเกิดขึ้นเมื่อใช้ CMOS แรงดันไฟฟ้าต่ํา 3V (LVCMOS) ที่มีการกําหนดมาตรฐาน IO ที่อ่อนแอเมื่อกําหนดเป้าหมาย Agilex™ 5 FPGA
หากต้องการหลีกเลี่ยงปัญหานี้ ให้ถอดการมอบหมาย Weak Pull-Up ออก หรือใช้งาน Weak Pull-Up กับพินทั้งหมดในแบงค์ IO เดียวกัน
ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime Pro Edition ในอนาคต