ID บทความ: 000098310 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 14/03/2024

ทําไมซอฟต์แวร์ Intel® Quartus® Prime จึงส่งคืน "Critical Warning (16248): วาง Pin XXXX ไว้ใกล้เกินไปด้วยพิน ADC พิน I/O วางอยู่ใกล้กับพิน ADC" ข้อความเตือนมากเกินไปเมื่อฉันคอมไพล์การออกแบบของฉันโดยใช้ Intel® MAX® 10 FPGA กับแพ็คเกจ E144

สิ่งแวดล้อม

  • Intel® Quartus® Prime Lite Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ซอฟต์แวร์ Intel® Quartus® Prime จะให้ "Critical Warning (16248) Pin xxx วางอยู่ใกล้กับพิน Analog to Digital Converter (ADC) มากเกินไป พิน I/O ที่อยู่ใกล้พิน ADC มากเกินไปจะทําให้ประสิทธิภาพลดลงในการเก็บตัวอย่าง ADC" เมื่อคุณกําหนดพิน IO ที่อยู่ในอุปกรณ์ IO Bank 1A, 1B, 2, 3, 5, 7 และ 8 โดยใช้อุปกรณ์ Intel® MAX® 10 FPGA พร้อมแพ็คเกจ E144

    ความละเอียด

    คุณต้องปฏิบัติตามกฎข้อจํากัดตามที่เผยแพร่ใน ตารางคู่มือผู้ใช้เพื่อวัตถุประสงค์ทั่วไป I/O 10 Intel® MAX® ตาราง 16 และตารางที่ 18 เพื่อหลีกเลี่ยงข้อความเตือนสําคัญนี้

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® MAX® 10 FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้