ID บทความ: 000097701 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 07/12/2024

เมื่อเปิดใช้งาน Analog เป็น Digital Converter (ADC) ทําไมไฟล์ .pin ที่สร้างขึ้นจึงรายงานแรงดันไฟฟ้าที่ไม่ถูกต้องสําหรับแบงค์ 1A และ 1B บน MAX® 10 FPGA

สิ่งแวดล้อม

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ไฟล์ .pin ที่สร้างขึ้นจะแสดงการตั้งค่าแรงดันไฟฟ้าเริ่มต้นสําหรับแบงค์ IO 1A และ 1B เว้นแต่ว่าค่าแรงดันไฟฟ้าสําหรับแบงค์เหล่านี้จะเปลี่ยนด้วยตนเอง

เมื่อใช้ Analog เป็น Digital Converter บน MAX® 10 FPGA ที่มีพาวเวอร์ซัพพลายหลักเดียว IO แบงค์ 1A และ 1B จะผูกกับ VCC_ONE ซึ่งมีค่า 3.0V หรือ 3.3V อย่างไรก็ตาม การดําเนินการนี้จะไม่ทําโดยอัตโนมัติโดยซอฟต์แวร์ Quartus® Prime Standard Edition และต้องได้รับการอัปเดตเป็นค่าของธนาคาร IO ทั้งสองโดยผู้ใช้

ความละเอียด

เพื่อแก้ไขปัญหานี้ ให้ตั้งค่าแรงดันไฟฟ้าของแบงค์ IO 1A และ 1B ด้วยตนเอง

แรงดันไฟฟ้าสามารถตั้งค่าได้สองวิธี

1. ผ่านไฟล์ .qsf โดยการเพิ่มบรรทัดต่อไปนี้:

set_global_assignment -ชื่อ IOBANK_VCCIO 3.3V -section_id 1A

set_global_assignment -ชื่อ IOBANK_VCCIO 3.3V -section_id 1B

2. ด้วย Quartus® Prime Pin Planner GUI

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Intel® MAX® 10 FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้