ID บทความ: 000097550 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 05/12/2023

ข้อผิดพลาดภายใน: ระบบย่อย: U2B2_CDB, ไฟล์: /quartus/db/u2b2/u2b2_re_network_checker.cpp, บรรทัด: 232

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.3 และรุ่นก่อนหน้า คุณอาจเห็นข้อความแสดงข้อผิดพลาดภายในนี้ระหว่างการคอมไพล์เมื่อเอาต์พุต IO PLL เชื่อมต่อโดยตรงกับเอาต์พุตพิน ปัญหาเกิดขึ้นเมื่อพินเอาต์พุตมีระดับแรงดันไฟฟ้า 2.5/3.0/3.3 และกําหนดเป้าหมายอุปกรณ์ Intel® Cyclone® 10 GX หรืออุปกรณ์ Intel® Arria® 10

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขโดยเริ่มด้วยเวอร์ชัน 23.4 ของ Intel® Quartus® Prime Pro Edition Software

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้