เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.3 ทําให้ R-Tile FPGA IP สําหรับ Compute Express Link* (CXL*) Type2 อาจรายงานการละเมิดเวลาเมื่อเลือกความถี่ PLD clk เป็น 475MHz
ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime Pro Edition ในอนาคต