ID บทความ: 000097107 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 25/10/2023

ทําไมการจําลอง Intel® FPGA IP F-Tile SDI II ล้มเหลวและส่งผลให้วิดีโอไม่แสดงบนฮาร์ดแวร์เมื่อได้รับมาตรฐานวิดีโอ SD-SDI ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.2

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากการเปลี่ยนแปลงของโหมด enable_port_control_of_cdr_ltr_ltd=Enable and lock-to-reference (LTR) ใน Intel® FPGA IP F-Tile PMA/FEC Direct PHY คุณจะเห็นการจําลอง Intel® FPGA IP F-Tile SDI II จะล้มเหลวด้วยมาตรฐานวิดีโอ SD-SDI ที่จะส่งผลให้ไม่มีวิดีโอแสดงบนฮาร์ดแวร์เมื่อรับมาตรฐานวิดีโอ SD-SDI ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.2

    ความละเอียด

    เพื่อหลีกเลี่ยงปัญหานี้ เพิ่มบรรทัดต่อไปนี้ในไฟล์การตั้งค่า Quartus (QSF):

    set_instance_assignment -name HSSI_PARAMETER "enable_port_control_of_cdr_ltr_ltd=DISABLE" -to <rx_serial_pin_name>

    ปัญหานี้ได้รับการแก้ไขเริ่มต้นด้วย Intel® Quartus®ซอฟต์แวร์ Prime Pro Edition เวอร์ชัน 23.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้