ID บทความ: 000096811 ประเภทข้อมูล: การเชื่อมต่อ การตรวจสอบครั้งล่าสุด: 12/11/2024

ทําไมไฟล์ .pin แสดงข้อกําหนดแรงดันไฟฟ้า VREF เทียบกับพิน VREFB เมื่อใช้มาตรฐาน Differential SSTL/HSTL/HSUL I/O ในอุปกรณ์ Agilex™ 7

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.2 และรุ่นก่อนหน้า ไฟล์ .pin แสดงแรงดันไฟฟ้า VREF ไม่ถูกต้อง 0.6V กับพิน VREFB เมื่อใช้มาตรฐาน Differential SSTL/HSTL/HSUL I/O ในอุปกรณ์ Agilex™ 7 มาตรฐาน I/O เหล่านี้ไม่จําเป็นต้องใช้ VREF ภายนอก

    ความละเอียด

    คุณอาจเพิกเฉยต่อข้อกําหนดแรงดันไฟฟ้า VREF ภายนอกได้หากใช้มาตรฐาน Differential SSTL/HSTL/HSUL I/O

    ปัญหานี้ได้รับการแก้ไขตั้งแต่ซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 24.1

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้