เนื่องจากปัญหาใน O-RAN FPGA IP เวอร์ชัน 1.9.1 และรุ่นก่อนหน้า ทําให้การแมปสัญญาณการรีเซ็ตอินพุตเป็นขั้วที่ไม่ถูกต้องเมื่อสร้างอินสแตนซ์ใน Platform Designer ในขณะที่การรีเซ็ตอินพุตเป็น O-RAN FPGA IP มีการใช้งานต่ํา Platform Designer ควรแมปประเภทสัญญาณไปยัง reset_n โดยอัตโนมัติแทนที่จะ รีเซ็ตประเภท
เมื่อต้องการหลีกเลี่ยงปัญหานี้ ให้ทําตามขั้นตอนต่อไปนี้:
1)ของเปิดไฟล์ oran_hw.tcl ที่มีอยู่ที่<quartus_instalation_dir>/ip/altera_cloud/oran/src/
2)ของ ค้นหา และ แทนที่ บรรทัดต่อไปนี้ของรหัส:
a). จาก add_interface_port rst_tx_n rst_tx_n รีเซ็ต INPUT 1
เพื่อ add_interface_port rst_tx_n rst_tx_n reset_n อินพุต 1
b). จาก add_interface_port rst_rx_n rst_rx_n รีเซ็ต INPUT 1
อินพุต add_interface_port rst_rx_n rst_rx_n reset_n 1
c). จาก add_interface_port rst_csr_n rst_csr_n รีเซ็ต INPUT 1
อินพุต add_interface_port rst_csr_n rst_csr_n reset_n 1