ID บทความ: 000096246 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 06/06/2024

ทําไม Ashling* RiscFree* IDE ถึงไม่ตรวจจับ FPGAs คอร์ Nios V/m ในการกําหนดค่าการดีบัก

สิ่งแวดล้อม

  • Intel® Quartus® Prime Standard Edition
  • Windows 11* Family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Standard Edition เวอร์ชัน 23.1 และรุ่นก่อนหน้า Ashling RISC-V Hardware Debugging Configuration ไม่สามารถตรวจจับ Nios®คอร์ V/m ใน Ashling* RiscFree* Integrated Development Environment (IDE) สําหรับ FPGAs

    ความละเอียด

    ปัญหานี้เกี่ยวข้องกับ Ashling* RiscFree* Integrated Development Environment (IDE) สําหรับข้อผิดพลาด FPGAs ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime Standard Edition เวอร์ชัน 23.1 และซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.4

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    Arria® V FPGA และ SoC FPGA
    ชุดพัฒนาเอฟพีจีเอ Arria® V GT FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้