เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.2 การเขียนโปรแกรมอุปกรณ์จะไม่ล้มเหลวสําหรับ F-Tile Ethernet Intel® FPGA Hard IP Design Example เมื่อกําหนดเป้าหมายชุดพัฒนาต่อไปนี้:
DK-SI-AGI027FA (โซลูชันด้านพลังงาน 2: ไม่ใช่โซลูชันด้านพลังงาน Intel® Enpirion®)
DK-SI-AGI027FC (โซลูชันพลังงาน 2: ไม่ใช่โซลูชันด้านพลังงาน Intel® Enpirion®)
เพื่อหลีกเลี่ยงปัญหานี้ เปลี่ยนการตั้งค่า VID ภายใน ตัวอย่างการออกแบบ ไฟล์ QSF สามารถรับการตั้งค่า VID ที่ถูกต้องได้จากส่วน 6.1 เพิ่มการตั้งค่า SmartVID ในไฟล์ Intel® Quartus® Prime QSF ของคู่มือผู้ใช้ Intel Agilex® 7 FPGA I-Series Transceiver-SoC Development Kit ที่พบได้ที่นี่: เพิ่มการตั้งค่า-in-the-qsf-file.html
การตั้งค่า VID ที่ถูกต้องคือ:
set_global_assignment -ชื่อ USE_PWRMGT_SCL SDM_IO0
set_global_assignment -ชื่อ USE_PWRMGT_SDA SDM_IO12
USE_CONF_DONE SDM_IO16 ชื่อ set_global_assignment
set_global_assignment -ชื่อ VID_OPERATION_MODE "PMBUS MASTER"
set_global_assignment -ชื่อ PWRMGT_BUS_SPEED_MODE "100 KHZ"
set_global_assignment -ชื่อ PWRMGT_SLAVE_DEVICE_TYPE LTC3888
set_global_assignment -ชื่อ NUMBER_OF_SLAVE_DEVICE 1
set_global_assignment -ชื่อ PWRMGT_SLAVE_DEVICE0_ADDRESS 62
set_global_assignment -ชื่อ PWRMGT_VOLTAGE_OUTPUT_FORMAT "LINEAR FORMAT"
set_global_assignment -ชื่อ PWRMGT_LINEAR_FORMAT_N "-12"
set_global_assignment -ชื่อ PWRMGT_TRANSLATED_VOLTAGE_VALUE_UNIT VOLTS
ตรวจสอบให้แน่ใจว่าไม่มีการตั้งค่าที่คล้ายกันที่มีค่าแตกต่างกันในไฟล์ QSF
ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในรุ่นอนาคตของซอฟต์แวร์ Intel® Quartus® Prime Pro Edition