ID บทความ: 000095812 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 04/10/2023

ทําไมฉันถึงเห็นข้อผิดพลาด (13879) เมื่อคอมไพล์ตัวแปร VHDL ของตัวอย่างการออกแบบ HDMI Intel® FPGA IP

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.2 คุณอาจเห็นข้อผิดพลาดต่อไปนี้เมื่อรวบรวมตัวแปร VHDL ของ HDMI Intel® FPGA IP Design Example:

    ข้อผิดพลาด(13879): ข้อผิดพลาดตัวบ่งชี้การผูก VHDL ที่ hdmi_rx_ram_1port_intel_mce_2010_tnbtyoy.vhd(59): "node_name" ทั่วไปในเอนทิตีการออกแบบไม่มีประเภทสตริงที่ระบุไว้สําหรับทั่วไปเดียวกันในส่วนประกอบที่เกี่ยวข้อง

    ความละเอียด

    เมื่อต้องการหลีกเลี่ยงปัญหานี้ ให้ทําตามขั้นตอนเหล่านี้:

    1. ค้นหาและเปิด ไฟล์นี้ในโฟลเดอร์ตัวอย่างการออกแบบที่สร้างขึ้น /rtl/hdmi_rx/hdmi_rx/ram_1port_2010/synth/hdmi_rx_ram_1port_intel_mce_2010_<tnbtyoy>.vhd (สิ้นสุดชื่อไฟล์จริงอาจแตกต่างกันไป)
    2. แก้ไขประเภท NODE_NAME ทั่วไปจากสตริงเป็นสีธรรมชาติในสาย 26, 59 และ 155
    3. แก้ไขค่าสตริงของ "HDMI" เป็น 1919448948 ซึ่งเป็นทศนิยม ASCII ที่เทียบเท่าในบรรทัด 26, 59, 135 และ 155
    4. บันทึกไฟล์และคอมไพล์การออกแบบใหม่

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA
    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7
    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้