ID บทความ: 000095791 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 18/06/2024

คําเตือนสําคัญในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.1 เมื่อคอมไพล์ตัวอย่างการออกแบบ F-Tile HDMI FPGA IP

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.1 จึงมีคําเตือนสําคัญเกี่ยวกับ Quartus Tile Logic Generation (QTLG) เมื่อคอมไพล์ตัวอย่างการออกแบบ IP FPGA F-Tile HDMI ดังแสดงด้านล่าง:

    คําเตือนสําคัญ: บล็อก u_hdmi_rx_top|gxb_rx_inst|u_rx_phy_50|rx_phy_1p500g|dphy_hip_inst|persystem0.perxcvr0.fgt.rx_ux.x_bb_f_ux_rx ที่มีพอร์ตระดับบน fmc_rx_n0 fmc_rx_p0|
    rx_phy_1p500g|dphy_hip_inst|persystem1.perxcvr0.fgt.rx_ux บล็อก u_hdmi_rx_top|gxb_rx_inst u_rx_phy_50|rx_phy_1p500g|dphy_hip_inst|persystem1.perxcvr0.fgt.rx_ux.x_bb_f_ux_rx ที่มีพอร์ตระดับบน fmc_ rx_n1 fmc_rx_p1 ไม่ได้ตั้งค่าพารามิเตอร์ต่อไปนี้
    ความละเอียด

    ไม่มีการแก้ไขปัญหาสําหรับปัญหานี้

    ข้อมูลเพิ่มเติม

    ปัญหานี้ได้รับการแก้ไขแล้วเริ่มต้นด้วยซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.2

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้