ID บทความ: 000095756 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 18/06/2024

ทําไม PHY Multi-rate Ethernet 1G/2.5G/5G/10G Multi-rate Ethernet PHY Stratix® 10 FPGA IP ที่มีการออกแบบอีเธอร์เน็ต MGBASE-T สูงกว่าค่าที่คาดไว้

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • 1G 2.5G 5G 10G Multi-rate Ethernet PHY
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 22.3 Stratix®การออกแบบ PTP 10 รายการโดยใช้ตัวแปร 1G/2.5G/5G/10G/10G Multirate Ethernet PHY FPGA IP MGBASE-T อาจสังเกตเห็นข้อผิดพลาดความแม่นยําไทม์สแตมป์สูง ปัญหานี้จะส่งผลกระทบต่ออัตรา 2.5Gbps และต่ํากว่า

    ความละเอียด

    ไม่มีการแก้ไขปัญหาสําหรับปัญหานี้ ปัญหานี้ถูกกําหนดให้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® Prime Pro Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้