ID บทความ: 000095728 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 03/10/2023

ข้อผิดพลาดภายใน: ระบบย่อย: CCLK, ไฟล์: /quartus/periph/cclk/cclk_gen7_utilities.cpp, บรรทัด: แฟลกส่วนกลาง 1589 ไม่ได้ตั้งค่าบน readonly atom pr_part (ข้อผิดพลาด iterm)

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.2 คุณอาจเห็นข้อผิดพลาดภายในนี้เมื่อใช้นาฬิกาที่กําหนดเส้นทางท้องถิ่นสําหรับ M20K ในภูมิภาคที่กําหนดค่าใหม่บางส่วน (PR) ระหว่างการปรับใช้ PR - การแก้ไขบุคลิกแก้ไขการคอมไพล์ที่กําหนดเป้าหมาย Intel Agilex® 7 F/I-ซีรีส์ FPGA อุปกรณ์

    ความละเอียด

    เพื่อแก้ไขปัญหานี้ ตรวจให้แน่ใจว่า นา ฬิกาได้รับการโปรโมทเป็นสัญญาณทั่วโลก ก่อนเข้าสู่พาร์ทิชั่น PR นาฬิกาที่กําหนดเส้นทางท้องถิ่นไม่ได้รับอนุญาตด้วย M20K ในพาร์ติชัน PR

    ปัญหานี้จะได้รับการแก้ไขโดยเริ่มจากซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 23.3 โดยแทนที่ข้อผิดพลาดภายในด้วยข้อความแสดงข้อผิดพลาด

    หมายเหตุ: ข้อจํากัดนี้ใช้ไม่ได้กับ Intel Agilex® 7 อุปกรณ์การผลิต M-ซีรีส์

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7 F-ซีรีส์
    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7 I-ซีรีส์

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้