ID บทความ: 000095608 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 18/06/2024

ทําไมตัวอย่างการออกแบบ F-Tile HDMI FPGA IP ไม่ทํางานบนฮาร์ดแวร์ในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.2

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.2 การตั้งค่าเริ่มต้นของ rx_term_mode_select ใน F-Tile PMA/FEC Direct PHY FPGA IP เปลี่ยนไปจาก RX_TERM_MODE_SELECT_GROUNDED เป็น RX_TERM_MODE_SELECT_FLOATING

    ตัวอย่างการออกแบบ F-Tile HDMI FPGA IP ไม่ได้ตั้งค่าการจํากัด rx_ac_couple_enable Quartus Settings File (QSF) ที่จําเป็นในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.2 ซึ่งทําให้ตัวอย่างการออกแบบล้มเหลวในฮาร์ดแวร์สําหรับ Agilex™ 7 FPGA I-Series Transceiver-SoC Development Kit (4x F-Tile)

    ความละเอียด

    เมื่อต้องการหลีกเลี่ยงปัญหานี้:

    ตั้งค่าข้อจํากัด rx_ac_couple_enable ที่จําเป็นเพื่อ เปิดใช้งาน ในไฟล์ QSF:

    set_instance_assignment-ชื่อ HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[0] -เอนทิตี agx_hdmi21_frl_demo

    set_instance_assignment -name HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[1] -agx_hdmi21_frl_demo เอนทิตี

    set_instance_assignment -ชื่อ HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[2] -agx_hdmi21_frl_demo เอนทิตี

    set_instance_assignment-ชื่อ HSSI_PARAMETER "rx_ac_couple_enable=ENABLE" -to fmc_rx_p[3] -agx_hdmi21_frl_demo เอนทิตี

    ปัญหานี้ได้รับการแก้ไขโดยเริ่มด้วยซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 23.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    เอฟพีจีเอและเอฟพีจีเอ SoC Intel® Agilex™ 7

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้